1、用逻辑门构成的各种触发器均属于电平异步时序逻辑电路()
2、RS、JK、D和T四种触发器中,唯有RS触发器存在输入信号的约束条件() 3、与非门的输入端加有低电平时,其输出端恒为高电平。() 4、数字电路可以分为组合逻辑电路和时序逻辑电路两大类。()
5、时序逻辑电路中存在反馈,其输出不仅取决于当时的输入,还与电路的上一个状态有关。() 6、组合逻辑电路的输出只与当时的输入有关,与电路的上一个状态无关,没有记忆功能。() 7、触发器是时序逻辑电路的基本单元。()
8、时序逻辑电路由组合逻辑电路和存储电路构成。()
9、触发器的反转条件是由触发输入与时钟脉冲共同决定的。()
10、组合逻辑电路任何时刻的输出不仅与该时刻的输入状态有关,还与先前的输出状态有关。() 11、译码器、比较器属于组合逻辑电路。
12、数字电路可分为组合逻辑电路和时序逻辑电路。
13、全加器是实现两个1位二进制数相加并考虑低位进位的逻辑电路。 14、实现同一逻辑功能的逻辑电路可以不同 15、译码是编码的逆过程。
16、寻找组合逻辑电路输入输出关系表达式的过程和方法,是组合逻辑电路的设计过程. 17、公式化简法有时不容易判断结果是否最简. 18、实现同一逻辑功能的电路是唯一的. 19、加法器可以有并行进位加法器.
20、七段显示译码器有共阳极和共阴极显示器两种接法.
21、一个班级有80个学生,现采用二进制编码器对每位学生进行编码,则编码器输出至少5位二进制数才能满足要求
22、高电平有效的显示译码器可驱动共阴极接法的数码管 23、低电平有效的显示译码器可驱动共阳极接法的数码管 24、高电平有效的显示译码器可驱动共阳极接法的数码管 25、低电平有效的显示译码器可驱动共阴极接法的数码管 26、同一CP控制各触发器的计数器称为异步计数器() 27、各触发器的信号来源不同的计数器称为同步计数器() 28、1个触发器可以存放2个二进制数() 29、D触发器只有时钟脉冲上升沿有效的品种。 30、同步RS触发器用在开关去抖中得到应用。 31、不同触发器间的逻辑功能是可以相互转换的。
32、对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。() 33、JK触发器只要J,K端同时为1,则一定引起状态翻转。() 34、将D触发器的Q端与D端连接就可构成T’触发器。() 35、JK触发器在CP作用下,若J=K=1,其状态保持不变。() 36、JK触发器在CP作用下,若J=K=1,其状态变反。()
37、使JKD,就可实现JK触发器到D触发器的功能转换。() 38、JK触发器在CP作用下,若J=K=0,其状态保持不变。() 39JK触发器在CP作用下,若J=K=0,则触发器置0(即复位)。()
40、D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。() 41、RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。()
42、同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。() 43、所谓上升沿触发,是指触发器的输出状态变化是发生在CP=1期间。() 44、边沿触发型D触发器的输出状态取决于CP=1期间输入D的状态。() 二、单项选择题
1、当同步RS触发器的CP=0时,若输入由“0”→“1”且随后由“1”→“0”,则触发器的状态变化为()。 A、“0”→“1”B、“1”→“0” C、不变D、不定
2、b。触发器是由逻辑门电路组成,所以它的功能特点是() A、和逻辑门电路功能相同B、它有记忆功能 C、没有记忆功能D、全部是由门电路组成的 3、c。下列触发器中,不能用于移位寄存器的是() A、D触发器B、JK触发器 C、基本RS触发器D、T触发器
4、下列()不属于时序逻辑电路的范畴。 A、译码器B、计数器 C、寄存器D、移位寄存器
5、时序逻辑电路的状态一般由其()的组合确定 A、外部输入B、外部输出 C、内部输入D、内部输出
6、下列几种触发器中,哪种触发器的逻辑功能最灵活( ) A、D型B、JK 型 C、T型D、RS型
7、由与非门组成的RS触发器不允许输入的变量组合RS为(); A、00B、01 C、11D、10
8、同步时序逻辑电路和异步时序逻辑电路的区别在于异步时序电路() A、没有触发器B、没有统一的时钟脉冲控制 C、没有稳定状态D、输出只与内部状态有关
9、要使JK触发器的状态和当前状态相反,所加激励信号J和K应该是() A、00B、01 C、10D、11
10、激励信号有约束条件的触发器是( ) A、RS触发器B、D触发器 C、JK触发器D、T触发器 11、双向移位寄存器的功能是() A、只能将数码左移B、只能将数码右移 C、既可以左移,又可以右移D、不能确定 12、构成计数器的基本单元电路是( ) A、或非门B、与非门 C、同或门D、触发器
13、下列哪种方程不是描述时序逻辑电路的() A、驱动方程B、输出方程 C、状态方程D、逻辑函数式方程
14、对于同步触发的D型触发器,要使输出为1,则输入信号D满足() A、D=1B、D=0
C、不确定D、D=0或D=1
15、要使JK触发器的状态由0转为1,所加激励信号JK应为() A、0×B、1× C、×1D、×0
16、对于D触发器,若CP脉冲到来前所加的激励信号D=1,可以使触发器的状态() A、由0变0B、由×变0 C、由1变0D、由×变1
17、使同步RS触发器置0的条件是[] A、RS=00B、RS=01 C、RS=10D、RS=11
18、若基本触发器的初始输入为R反为1,S反为=0,当R反由“0”→“1”且同时S反由“1”→“0”时,触发器的状态变化为()。 A、“0”→“1”B、“1”→“0” C、不变D、不定
19、要使JK触发器的状态由0转为1,所加激励信号JK应为[] A、0XB、1X C、X1D、X0
20、移位寄存器不能实现的功能为() A、存储代码B、移位
C、数据的串行,并行转换D、计数 21、D触发器的R端为() A、置0端B、置1端 C、保持端D、反转端
22、对于T触发器,当T=()时,触发器处于保持状态。 A、0B、1 C、0,1均可D、以上都不对
23、对于JK触发器,若J=K,则可完成()触发器的逻辑功能。A、RSB、DC、TD、Tˊ 24、要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为() A、JK=00B、JK=01 C、JK=10D、JK=11
25、当J=0,K=0时,钟控JK触发器的次态输出为()。 A、现态不变B、1 C、现态取反D、0 26、组成一个模为60A、6B、7 C、8D、9
的计数器,至少需要()个触发器。
27、基本RS触发器在触发脉冲消失后,输出状态将() A、随之消失B、发生翻转C、恢复原态D、保持现态
28、当两个输入端均为1时,输出Q不定的是()
A、基本RS触发器B、钟控同步RS触发器C、主从JK触发器D、D触发器
n1nQQ29、满足特征方程的触发器称为()。A、D触发器B、JK触发器C、T触发器D、T’触发器
30、为了使触发器克服空翻与振荡,应采用()。
A、CP高电平触发B、CP低电平触发C、CP低电位触发D、CP边沿触发
31、如果J=K=1,每次出现时钟脉冲时,JK触发器都要()A、置1B、置0 C、保持D、翻转 32、欲使
JK触发器按Qn1Qn工作,可使JK触发器的输入端()。
A、J=K=0B、J=Q,KQC、JQ,K=QD、J=K=1
n1nQQ33、欲使JK触发器按工作,可使JK触发器的输入端()。
A、J=K=0B、J=Q,KQC、JQ,K=QD、J=Q,K=0
34、一个T触发器,在T=1时,加上时钟脉冲,则触发器()。A、保持原态B、置0 C、置1D、翻转 35、同步RS触发器不允许输入的变量组合RS为()A、00B、01 C、10D、11
36、T触发器的特征方程为()
n1TQnT QnB、Qn1TQnC、QA、Qn1TQnT QnD、Qn1TQn
37、将A、
D触发器转换成T触发器,则应令()
TDQB、DTQC、DTQD、TDQ
38、对于D触发器,欲使Qn+1=Qn,应使输入D=()。A、0B、1C、QD、Q 39、欲使D触发器按Qn+1=40、为实现将
Qn工作,应使输入D=()。A、0B、1C、QD、Q
JK触发器转换为D触发器,应使()。
A、J=D,K=DB、K=D,J=DC、J=K=DD、J=K=D
D触发器改造成T触发器,图示电路中的虚线框内应是()。
A.或非门B.与非门C.异或门D.同或门
42、对于T触发器,若现态Qn=0,欲使次态Qn+1=1,应使输入T=()。
A、0B、1 C、QD、Q 43、。对于
41、将
T触发器,若现态Qn=1,欲使次态Qn+1=1,应使输入T=()。
A、0B、1 C、QD、Q 44、欲使
JK触发器按Qn+1=Qn工作,可使JK触发器的输入端()。
A、J=K=0B、J=Q,K=QC、J=0,K=Q D、J=Q,K=0 45、欲使
JK触发器按Qn+1=Q n工作,可使JK触发器的输入端()。
A、J=K=1B、J=1,K=QC、J=Q ,K=QD、J=Q,K=1 46、欲使JK触发器按Qn+1=0工作,可使A、J=K=1B、J=Q,K=QC、J=Q,K=1D、J=0,K=1 47、欲使
JK触发器的输入端()。
JK触发器按Qn+1=1工作,可使JK触发器的输入端()。
A、J=K=1B、J=1,K=0 C、J=K=Q D、J=Q ,K=0
因篇幅问题不能全部显示,请点此查看更多更全内容